L'objectiu d'aquesta primera pràctica és l'anàlisi dels nivells associats als valors lògics " 1 " i " 0 "
per a senyals digitals de tipus TTL i CMOS. També es pretén veure un mètode de generació de
senyals digitals mitjançant la utilització del timer 555.
Els diferents apartats que cal realitzar en aquesta pràctica són:
-
Analitzar, a partir de la documentació tècnica que es proporciona del dispositiu 7400, quin
és el seu límit de carregabilitat màxima (fan-out), per assegurar-ne un correcte funcionament.
-
Comprovar, muntant el circuit de la Figura 1, que efectivament el dispositiu 7400 deixa
de funcionar com una porta lògica AND quan se supera el seu fan-out. Per això, primer
realitzareu les mesures fixant el potenciòmetre al seu valor màxim, i comprovant que el
dispositiu lògic realitza correctament la seva funció. A mesura que modifiqueu el valor del
potenciòmetre, comproveu quin és el resultat sobre la funció lògica de sortida, mesurant
la tensió associada. Compareu, realitzant les mesures oportunes de tensió i corrent, si els
resultats obtinguts s'ajusten al que diu el full de característiques del dispositiu.
Cal soldar el circuit a la placa de PCB. ATENCIÓ!
|
Figura 1: Muntatge per a comprovar la carregabilitat d'una porta lògica.
|
-
Utilitzant un 555, i un cop analitzada detalladament la seva documentació tècnica per a
comprendre'n el funcionament, implementar un generador d'un senyal quadrat de 0 a 5
Volts i d'1 KHz de freqüència (s'entén que ha de ser un senyal quadrat "perfecte", en la
forma que mostra la Figura 2; és a dir tH = tL). Podeu muntar
el circuit a la protoboard. ATENCIÓ!
|
Figura 2: Forma d'ona per a un senyal quadrat.
|
-
Modificar el muntatge anterior per tal que el generador de senyal digital proporcioni un
senyal periòdic amb tH = 3tL, mantenint però la mateixa freqüència
del senyal (1 KHz).
|
Figura 3: Forma d'ona per a un senyal amb tH = 3tL.
|
-
Muntar el circuit del provador lògic que es mostra a la Figura 4, comprovant per al senyal
d'entrada quins són els marges de tensió associats als diferents valors lògics, en funció de
si es tracta de lògica TTL o lògica CMOS. Indiqueu també quins són els marges de tensió
corresponents a la zona indeterminada. Podeu muntar el circuit a la protoboard. ATENCIÓ!
El circuit funciona com un provador lògic, de forma que s'activa l'indicador de nivell alt o
nivell baix en funció de la tensió que hi a l'entrada. Connectant el senyal GND per TTL el
circuit associa les tensions als nivells lògics TTL, mentres que quan està a l'aire, el circuit
associa les tensions als nivells lògics CMOS.
|
Figura 4: Diagrama per a un circuït provador lògic.
|